Black_Cat wrote:Терь глянь на все старые и новые ПЦ мамки - скраю была всегда самая медленная шина - ISA, потом побыстрее - PCI, потом самая быстрая - AGP или PCIE.
Ну так у них и слоев не 2 а 6+ а у меня есть ограничения, причем очень существенные, если разводить 4 слоя + 2 поверплана там хоть по кругу слоты ставь
Black_Cat wrote:Издеваешься? Зачем оно надо?
я думал ты процом грузить хочешь, EPCS как написали выше, грузит мгновенно (40мбит поток)
Black_Cat wrote:Так ты вроде говорил что с SD читается:
угу, микроконтролер в Fat32 находит файло прошивки, читает 512 в буфер, и оттуда выкидывает по битикам в FPGA, потом по следующий сектор итд
Black_Cat wrote:в т.ч. и благодаря поддержке старинных интерфейсов, чтоб небыло разрыва между поколениями машин.
вот объясни какая связь между расположением слотов и поддержкой старинных интерфейсов, в упор не пойму
Black_Cat wrote:8 линий с двух сторон платы займут ширину 2,5 см, что чуть более чем ширина PLCC корпуса.
Да пробывал я такой вариант, я тебе говорил что неделю их вертел, нифига ты там потом не раведешся в 2х слоях, с 2х сторон буферы перекрывают путь и снизу и сверу, ну нафик стока геморроя из за нафик не нужного краевого слота, оставь этот гемор
Подумай лучше как мне int nmi на zxbus вывести, если ставлю преобразователи уровней ОК теряю, если не ставить то надо токаограничительный резюк + pci диод врубать, тож не понятно что это за ОК выйдет, можно после преобразователя поставить OK буфер, но надо учитывать что схема должна позволять работать TV80 в FPGA, тобиш выстолкнул с шины железный Z80 и работает внутренний или в может быть паралельно 2 проца, хрен его как приспичит, в BUSREQ тож думать надо
Либо по INT сделать их только входами и на слот не гнать кадровый инт, все равно сформированый INT не нужен платам
KOE сказал заработает, значит заработает. Он кандидат наук, а не радиолюбитель. (c) alone